營(yíng)銷網(wǎng)絡(luò)是什么意思企業(yè)網(wǎng)站優(yōu)化軟件
控制器:
(1)指令寄存器(IR) : CPU執(zhí)行一條指令時(shí),從內(nèi)存儲(chǔ)器取到緩沖寄存器中,再送入IR暫存;
(2)程序計(jì)數(shù)器(PC): 將要執(zhí)行的下一條指令的地址;
(3)地址寄存器(IR): 當(dāng)前CPU所訪問(wèn)的內(nèi)存單元地址;
(4)指令譯碼器(ID): 對(duì)指令中的操作碼字段進(jìn)行分析解釋;
多核CPU可以滿足用戶同時(shí)進(jìn)行多任務(wù)處理的要求;
單核多線程CPU是交替地轉(zhuǎn)換執(zhí)行多個(gè)任務(wù),只不過(guò)交替轉(zhuǎn)換的時(shí)間很短,用戶一般感覺(jué)不出來(lái);
單核多線程和多核相比,多核的速度更快;
數(shù)據(jù)表示: 機(jī)器數(shù)對(duì)應(yīng)的實(shí)際數(shù)值稱為數(shù)的真值;
(1)正數(shù)的反碼與原碼相同,負(fù)數(shù)的反碼是其絕對(duì)值按位取反.
(2)正數(shù)的補(bǔ)碼與原碼相同,負(fù)數(shù)的補(bǔ)碼是其反碼的末尾加1.
補(bǔ)碼中0有唯一編碼:[+0]補(bǔ)=0 0000000,[-0]補(bǔ)=0 0000000;
(3)補(bǔ)碼的符號(hào)位取反就是移碼;
(4)N=2E×F,
E稱為階碼,F稱為尾數(shù).
用階稱碼和尾數(shù)表示的數(shù)為浮點(diǎn)數(shù),這種表示方法稱為浮點(diǎn)數(shù)表示法;
浮點(diǎn)數(shù)所能表示的數(shù)值范圍主要由階碼決定,所表示數(shù)值的精度則由尾數(shù)決定;
(5)“NAN”即”不是一個(gè)數(shù)”,當(dāng)運(yùn)算結(jié)果不是實(shí)數(shù)或者無(wú)窮;
(6)對(duì)階:使兩個(gè)數(shù)的階碼相同,把階碼小的數(shù)的尾數(shù)右移(小階向大階看齊,這樣丟失的精度少);
校驗(yàn)碼:碼距是指任意兩個(gè)合法編碼之間有多少個(gè)二級(jí)制位不同;
(1)奇偶校驗(yàn)碼:
在編碼中增加一位校驗(yàn)位來(lái)使編碼中1的個(gè)數(shù)為奇數(shù)(奇校驗(yàn))或?yàn)榕紨?shù)(偶校驗(yàn)),從而使碼距變?yōu)?;
奇校驗(yàn)可以檢測(cè)代碼中奇數(shù)位出錯(cuò)的編碼,不能發(fā)現(xiàn)偶數(shù)位出錯(cuò)的情況,當(dāng)合法編碼中的奇數(shù)位發(fā)生了錯(cuò)誤時(shí),
即編碼中的1變成0或0變成1,編碼中1的個(gè)數(shù)的奇偶性就發(fā)生了變化,從而可以發(fā)現(xiàn)錯(cuò)誤;
(2)海明碼:
利用奇偶性來(lái)檢錯(cuò)和糾錯(cuò)的方法;
設(shè)數(shù)據(jù)位是n位,校驗(yàn)位是k位,則n和k必須滿足:2k>=k+n+1;
(3)循環(huán)冗余校驗(yàn)碼(CRC)利用生成多項(xiàng)式為k個(gè)數(shù)據(jù)位產(chǎn)生r個(gè)校驗(yàn)位來(lái)進(jìn)行編碼,其編碼長(zhǎng)度為k+r;
校驗(yàn)碼是由信息碼產(chǎn)生的,校驗(yàn)碼位數(shù)越多,該代碼的校驗(yàn)?zāi)芰驮綇?qiáng).
在求CRC編碼時(shí),采用的是模2運(yùn)算.模2加減運(yùn)算的規(guī)則是按位運(yùn)算,不發(fā)生借位和進(jìn)位;
CISC(復(fù)雜指令集計(jì)算機(jī))的基本思想是 進(jìn)一步增強(qiáng)原有指令的功能,
用更為復(fù)雜的新指令取代原先由軟件子程序完成的功能,實(shí)現(xiàn)軟件功能的硬化,導(dǎo)致機(jī)器的指令系統(tǒng)越來(lái)越龐大,復(fù)雜;
弊端:指令集過(guò)分龐雜,難以優(yōu)化編譯使之生成真正高效的目標(biāo)代碼;
微程序技術(shù)是CISC的重要支柱,需要多個(gè)CPU周期,降低了機(jī)器處理的速度;
強(qiáng)調(diào)完善的中斷控制,勢(shì)必導(dǎo)致動(dòng)作繁多,設(shè)計(jì)繁雜,研制周期長(zhǎng);
使芯片種類增多,出錯(cuò)幾率大,成本提高而成品率降低;
RISC(精簡(jiǎn)指令集計(jì)算機(jī))的基本思想是通過(guò)減少指令總數(shù)和簡(jiǎn)化指令功能降低硬件設(shè)計(jì)的復(fù)雜度,
使指令能單周期執(zhí)行,并通過(guò)優(yōu)化編譯提高指令的執(zhí)行速度,采用硬布線控制邏輯優(yōu)化編譯程序.指令系統(tǒng)進(jìn)一步精簡(jiǎn);
主要技