深圳做公司網(wǎng)站推廣的廣州seo網(wǎng)站開發(fā)
3.電氣規(guī)范
3.1 Connectivity Socket 1 系統(tǒng)接口信號(hào)
表15適用于Socket 1-SD和Socket 1-DP輸出版本。
3.1.1.補(bǔ)充NFC信號(hào)
當(dāng)一個(gè)SIM設(shè)備被用作安全元素時(shí),NFC解決方案可以與表16中列出的附加信號(hào)相結(jié)合。
3.1.2.電源和地
PCI Express M.2 Socket 1使用一個(gè)3.3 V電源。電壓源,+3.3 V,預(yù)計(jì)在系統(tǒng)的備用/暫停狀態(tài)期間可用,以支持通信卡上的喚醒事件處理。
一些較高頻率的信號(hào)需要與周圍的信號(hào)進(jìn)行額外的隔離,使用交錯(cuò)接地(GND)引腳的概念,分離連接器內(nèi)的信號(hào)。這些引腳應(yīng)視為普通地腳,在卡設(shè)計(jì)中立即連接到地平面。
3.1.3.PCIE接口
PCI Express接口支持x1 PCI Express接口(一車道)。一個(gè)車道由一個(gè)輸入和一個(gè)輸出的高速差分對(duì)組成。還支持一個(gè)PCI快速參考時(shí)鐘。有關(guān)PCI Express接口信號(hào)的功能要求的更多細(xì)節(jié),請參閱PCI Express基礎(chǔ)規(guī)范。
注:車道極性:
- 默認(rèn)情況下,PETp0和PETn0引腳(連接器的發(fā)射器差分對(duì))應(yīng)連接到系統(tǒng)板上的PCI Express發(fā)射器差分對(duì)和PCI Express M.2插卡附加卡上的PCI Express接收器差分對(duì)。同樣,默認(rèn)情況下,PERp0和PERn0引腳(連接器的接收器差分對(duì))應(yīng)連接到系統(tǒng)板上的PCI Express接收器差分對(duì)以及PCI Express M.2插卡附加卡上的PCI Express發(fā)射器差分對(duì)。
然而,p和n連接可以反向連接,以簡化PCB跟蹤路由,并在需要時(shí)最小化通孔。所有PCI Express接收器都將自動(dòng)車道極性倒置作為鏈路初始化和訓(xùn)練的藝術(shù),并將獨(dú)立地糾正每個(gè)車道上的極性。有關(guān)鏈路初始化和培訓(xùn)的更多信息,請參考PCI快速基礎(chǔ)規(guī)范的第4.2.4節(jié)。
請求說明:鏈接電源管理
- PCI Express基礎(chǔ)規(guī)范要求使用實(shí)現(xiàn)基于PCI Express的應(yīng)用程序的PCI Express M.2插件卡來實(shí)現(xiàn)鏈路電源管理狀態(tài),包括支持L0和L1(除了主L0和L3狀態(tài))。對(duì)于PCI Express M.2卡的實(shí)現(xiàn),L0s和L1狀態(tài)的活動(dòng)狀態(tài)PM也應(yīng)默認(rèn)啟用。有關(guān)活動(dòng)狀態(tài)PM的更多信息,請參閱PCI快速基礎(chǔ)規(guī)范的第5.4節(jié)。
Socket 1輸出提供了一個(gè)額外的PCI快速通道。這些額外的PETx1和PERx1信號(hào)集可以作為原始PCI快速接口的第二通道,或者,它們可以使用第二組REFCLKx1和相鄰保留針上的一組輔助信號(hào)來形成完整的第二個(gè)PCI快速x1接口。
3.1.4.PCIE輔助信號(hào)
輔助信號(hào)提供在系統(tǒng)連接器上,以協(xié)助實(shí)現(xiàn)某些系統(tǒng)級(jí)別的功能。PCI Express體系結(jié)構(gòu)不需要這些信號(hào),但諸如PCIExpressM.Card2等特定實(shí)現(xiàn)可能需要這些信號(hào)。高速信號(hào)電壓水平與先進(jìn)的硅工藝兼容??蛇x的低速信號(hào)被定義為使用+3.3V電源,因?yàn)樗强捎玫淖畹凸搽妷?。大多?shù)ASIC工藝具有與+3.3V兼容的高壓(厚柵氧化物)I/O晶體管。+3.3V電源的使用允許PCI快速信號(hào)與現(xiàn)有的控制總線結(jié)構(gòu)一起使用,避免了一組緩沖的信號(hào)和總線之間的橋梁。
PCI Express M.2卡插件卡和系統(tǒng)連接器支持以下章節(jié)中描述的輔助信號(hào)。
3.1.4.1.參考時(shí)鐘
REFCLK+/REFCLK信號(hào)用于協(xié)助板卡的PCIE接口定時(shí)電路的同步。在卡接口處的參考時(shí)鐘的可用性可以通過第3.1.4.2節(jié)中所述的CLKREQ#信號(hào)進(jìn)行門控。當(dāng)參考時(shí)鐘不可用時(shí),它將處于停放狀態(tài)。停車狀態(tài)是當(dāng)時(shí)鐘不是由時(shí)鐘驅(qū)動(dòng)器驅(qū)動(dòng),而REFCLK+和REFCLK-都被接地終端電阻拉到地面時(shí)。有關(guān)參考時(shí)鐘信號(hào)的功能和公差要求的更多細(xì)節(jié),請參閱PCIE卡機(jī)電規(guī)范。
3.1.4.2.CLKREQ#信號(hào)
CLKREQ#信號(hào)是一個(gè)開漏、主動(dòng)低信號(hào),由PCI快速M(fèi).2插I卡功能驅(qū)動(dòng)低,請求PCI快速參考時(shí)鐘可用(活動(dòng)時(shí)鐘狀態(tài)),以允許PCI快速接口發(fā)送/接收數(shù)據(jù)。CLKREQ#信號(hào)的操作由鏈路控制寄存器中的啟用時(shí)鐘功率管理位的狀態(tài)決定(偏移量為010h)。禁用時(shí),在向卡施加電源時(shí),應(yīng)始終維護(hù)CLKREQ#信號(hào),但在L1 PM子狀態(tài)期間可能斷言它除外。啟用后,CLKREQ#信號(hào)可能會(huì)在L1鏈路狀態(tài)下失效。
CLKREQ#信號(hào)也被L1 PM子狀態(tài)機(jī)制所使用。在這種情況下,可以通過系統(tǒng)或插件卡斷言CLKREQ#,以啟動(dòng)L1退出。有關(guān)實(shí)現(xiàn)L1 PM子狀態(tài)時(shí)CLKREQ#信號(hào)的功能要求的詳細(xì)信息,請參閱PCI快速基本規(guī)范。每當(dāng)啟用動(dòng)態(tài)時(shí)鐘管理,并且當(dāng)一個(gè)卡停止驅(qū)動(dòng)CLKREQ# low時(shí),它表示設(shè)備已準(zhǔn)備好讓參考時(shí)鐘從活動(dòng)時(shí)鐘狀態(tài)轉(zhuǎn)換為停放(不可用)時(shí)鐘狀態(tài)。當(dāng)CLKREQ#被取消斷言時(shí),參考時(shí)鐘不能保證被主機(jī)系統(tǒng)停放,并且即使當(dāng)CLKREQ#被模塊取消斷言時(shí),模塊設(shè)計(jì)也應(yīng)容忍一個(gè)有效的參考時(shí)鐘。
在通電時(shí),每當(dāng)復(fù)位時(shí),以及每當(dāng)需要參考時(shí)鐘處于活動(dòng)時(shí)鐘狀態(tài)時(shí),板卡必須驅(qū)動(dòng)CLKREQ#信號(hào)過低。每當(dāng)斷言PERST#,包括當(dāng)設(shè)備不在D0時(shí),應(yīng)斷言CLKREQ#。需要注意的是,PCI快速設(shè)備必須延遲取消確認(rèn)其CLKREQ#信號(hào),直到它準(zhǔn)備好停放其參考時(shí)鐘。當(dāng)設(shè)備需要將其鏈路放回L0鏈路狀態(tài)時(shí),設(shè)備必須能夠斷言其時(shí)鐘請求信號(hào),無論參考時(shí)鐘是否活動(dòng)或停放。最后,該設(shè)備必須能夠感知其上游定向接收端口上的電空閑中斷,并斷言其時(shí)鐘請求,無論參考時(shí)鐘是活動(dòng)的或停放的。
CLKREQ#的斷言和取消斷言與引用時(shí)鐘相比是異步的。未實(shí)現(xiàn)PCI Express接口的插卡應(yīng)在卡上不連接。CLKREQ#比標(biāo)準(zhǔn)的開放漏極信號(hào)有額外的電氣要求,允許它在斷電的設(shè)備和其他可能通電的設(shè)備之間共享。附加要求包括仔細(xì)的電路設(shè)計(jì),以確保施加于CLKREQ#信號(hào)網(wǎng)絡(luò)的電壓不會(huì)造成組件損壞,即使沒有施加特定組件的電源。此外,設(shè)備必須確保不會(huì)降低CLKREQ#,除非在所有情況下都有意斷言CLKREQ#;包括當(dāng)相關(guān)功能處于D3冷狀態(tài)時(shí)。這意味著任何實(shí)現(xiàn)CLKREQ#的組件都必須被設(shè)計(jì)為:
無電源的CLKREQ#輸出電路,如果對(duì)CLKREQ#的其他電源施加電壓,則不會(huì)損壞。
當(dāng)從其CLKREQ#生成邏輯卸下電源時(shí),未供電輸出不存在低接地或任何其他電壓的阻抗路徑。
這些額外的要求確保了當(dāng)供電和非供電組件的CLKREQ#輸出線結(jié)合在一起時(shí),CLKREQ#信號(hào)網(wǎng)絡(luò)繼續(xù)正常工作。值得注意的是,最常用的開式漏極和三態(tài)緩沖電路設(shè)計(jì)并不滿足CLKREQ#的額外電路設(shè)計(jì)要求。
3.1.4.2.1.通電要求
CLKREQ#是響應(yīng)PERST#斷言的斷言。通電時(shí),必須由PCI快速設(shè)備在延遲(TPVCRL)內(nèi)確認(rèn)CLKREQ#,以達(dá)到指定的操作限制和PERST#斷言(參見圖75)。這個(gè)延遲是為了讓卡上的電源有足夠的時(shí)間穩(wěn)定,并在卡啟動(dòng)之前讓某些系統(tǒng)功能啟動(dòng)。當(dāng)斷言PERST#時(shí),CLKREQ#不能被取消斷言。
在設(shè)備通電之前,系統(tǒng)需要讓PCI Express設(shè)備處于停車時(shí)鐘狀態(tài)的參考時(shí)鐘狀態(tài)。在設(shè)備通電期間,參考時(shí)鐘的狀態(tài)未定義,但在PERST#取消斷言之前,設(shè)置時(shí)間TPERST#-CLK必須處于活動(dòng)時(shí)鐘狀態(tài)。表17列出了通電的CLKREQ#計(jì)時(shí)。
3.1.4.2.2.動(dòng)態(tài)時(shí)鐘控制
PCI Express設(shè)備通電后,當(dāng)其上游鏈路進(jìn)入L1鏈路狀態(tài)時(shí),應(yīng)允許其參考時(shí)鐘關(guān)閉(進(jìn)入停車時(shí)鐘狀態(tài))。為了實(shí)現(xiàn)這一點(diǎn),設(shè)備取消了CLKREQ#(高),并且必須允許參考時(shí)鐘在延遲內(nèi)過渡到停車時(shí)鐘狀態(tài)(TCRHoff)。圖76顯示了CLKREQ#時(shí)鐘控制時(shí)序圖。要退出L1,設(shè)備必須斷言CLKREQ#(low)才能重新啟用參考時(shí)鐘。在設(shè)備斷言CLKREQ#(low)之后,它必須允許參考時(shí)鐘在轉(zhuǎn)換到活動(dòng)時(shí)鐘狀態(tài)之前繼續(xù)處于停放時(shí)鐘的延遲(TCRLon)狀態(tài)。設(shè)備斷言CLKREQ#和系統(tǒng)將引用時(shí)鐘返回到活動(dòng)時(shí)鐘狀態(tài)所需的時(shí)間將根據(jù)L1恢復(fù)的其余部分進(jìn)行序列化。當(dāng)設(shè)備報(bào)告其L1退出延遲時(shí),必須考慮到這個(gè)時(shí)間。
當(dāng)PCI Express設(shè)備支持并啟用延遲容差報(bào)告(LTR)時(shí),設(shè)備必須允許參考時(shí)鐘轉(zhuǎn)換到活動(dòng)時(shí)鐘狀態(tài)可能額外延遲到與LTR機(jī)制要求一致的最大值。在此延遲期間,參考時(shí)鐘必須保持停車狀態(tài)。當(dāng)在延遲后退出停車狀態(tài)時(shí),時(shí)鐘必須在400 ns內(nèi)穩(wěn)定且有效。
連接到PCI Express設(shè)備的所有鏈路都必須完成到L1的轉(zhuǎn)換。在設(shè)備可以取消斷言CLKREQ#之前的空閑狀態(tài)。當(dāng)該設(shè)備檢測到任何接收器端口上的電氣空閑中斷時(shí),該設(shè)備必須斷言CLKREQ#。設(shè)備必須確認(rèn)CLKREQ#,同時(shí)中斷其任何發(fā)射機(jī)端口上的電氣空閑,以最小化L1出口延遲。CLKREQ#時(shí)鐘控制定時(shí)見表18。
TCRHoff沒有最大規(guī)格,TCRLon也沒有最小規(guī)格。這意味著系統(tǒng)不需要實(shí)現(xiàn)參考時(shí)鐘停車,或者該實(shí)現(xiàn)可能并不總是作用于取消斷言CLKREQ#的設(shè)備。當(dāng)一個(gè)設(shè)備的鏈接在L2或L3中時(shí),它也應(yīng)該取消斷言CLKREQ#,就像它在L1時(shí)一樣。
3.1.4.3.時(shí)鐘請求支持報(bào)告和啟用
動(dòng)態(tài)時(shí)鐘協(xié)議應(yīng)使用PCI快速鏈接功能寄存器中的第18位報(bào)告對(duì)CLKREQ#的支持。為了啟用動(dòng)態(tài)時(shí)鐘管理,提供了鏈路控制寄存器的第8位(偏移量010h)。默認(rèn)情況下,板卡應(yīng)在初始通電時(shí)啟用CLKREQ#動(dòng)態(tài)時(shí)鐘協(xié)議。系統(tǒng)軟件隨后可能會(huì)根據(jù)需要禁用此功能。有關(guān)這些位的更多信息,請參閱PCI快速基礎(chǔ)規(guī)范,版本1.1(或更高版本)。
3.1.4.4.PERST#信號(hào)
取消PERST#信號(hào),指示系統(tǒng)電源在其規(guī)定的電壓容差范圍內(nèi)并穩(wěn)定。一旦電源穩(wěn)定,應(yīng)使用
PERST#初始化卡功能。
PERST#是在電源關(guān)閉時(shí)斷言的,系統(tǒng)也可以用來強(qiáng)制板卡上的硬件復(fù)位。
系統(tǒng)可能會(huì)使用PERST#來導(dǎo)致外插件卡的熱重置。有關(guān)PERST#信號(hào)的功能要求的更多細(xì)節(jié),請參見PCI快速卡機(jī)電規(guī)范。
3.1.4.5.WAKE#信號(hào)
如果該卡支持喚醒功能或OBFF機(jī)制,則PCI Express M.2卡必須實(shí)現(xiàn)WAKE#。有關(guān)WAKE#信號(hào)的功能要求的更多細(xì)節(jié),請參閱PCI快速卡機(jī)電規(guī)范。
3.1.5.USB接口
USB接口支持所有三種模式下的USB2.0(低速、全速和高速)。由于沒有單獨(dú)的USB控制的電壓總線,在PCI Express M.2卡插件卡上實(shí)現(xiàn)的USB功能有望報(bào)告為自供電設(shè)備。此接口的所有枚舉、總線協(xié)議和總線管理特性都由通用串行總線規(guī)范,2.0版定義。實(shí)現(xiàn)喚醒過程的基于USB的M.2卡需要使用通用串行總線規(guī)范中定義的帶內(nèi)喚醒協(xié)議(跨USB_D+/USB_D-引腳)。
3.1.6.顯示端口接口
顯示端口接口支持在引用的顯示端口規(guī)范中定義的全功能實(shí)現(xiàn)。支持主鏈路、輔助通道和熱插拔檢測(HPD)的全四車道實(shí)現(xiàn)。此外,還提供了一個(gè)系統(tǒng)級(jí)信號(hào)MLDIR,以便在安裝顯示-m.2卡時(shí)協(xié)助配置該平臺(tái)。
3.1.6.1.HPD
HPD信號(hào)連接到顯示端口接口的標(biāo)準(zhǔn)熱插頭檢測信號(hào)。此信號(hào)的目的是向顯示端口源指示活動(dòng)顯示器已連接。HPD的邏輯方向由MLDIR的狀態(tài)決定。對(duì)于無線顯示器應(yīng)用程序,被斷言的HPD還應(yīng)表明系統(tǒng)和遠(yuǎn)程顯示器之間的無線鏈路已完全運(yùn)行。當(dāng)斷言HPD時(shí),主機(jī)系統(tǒng)軟件將知道如何定位和配置遠(yuǎn)程顯示。
3.1.6.2.MLDIR
MLDIR信號(hào)指示M.2卡上的顯示端口數(shù)據(jù)和輔助接口的功能方向;即作為顯示相關(guān)接口的接收器或源。根據(jù)安裝在插座中的M.2卡的特定顯示端口功能,該卡上的MLDIR信號(hào)終端應(yīng)如表19所示。對(duì)于提供雙向顯示端口功能的M.2卡,配置顯示界面方向的機(jī)制是應(yīng)用程序和/或產(chǎn)品特定的,并沒有由本規(guī)范定義。
3.1.7.SDIO接口
M.2 SDIO接口由以下標(biāo)準(zhǔn)SDIO信號(hào)組成:
四個(gè)雙向數(shù)據(jù)信號(hào),每個(gè)數(shù)據(jù)速率可高達(dá)100Mbits/秒(總計(jì)400Mbits/秒)
一個(gè)雙向CMD信號(hào)。
一個(gè)時(shí)鐘信號(hào)高達(dá)50MHz,這些信號(hào)符合標(biāo)準(zhǔn)的SDIO規(guī)范。
有關(guān)SDIO接口信號(hào)的功能要求的詳細(xì)信息,請參考SDIO規(guī)范。M.2 SDIO接口還包括兩個(gè)非標(biāo)準(zhǔn)信號(hào),以支持與SDIO接口相關(guān)的新功能。這包括以下信號(hào):
SDIO_Wake#此信號(hào)是從設(shè)備(通信模塊)到平臺(tái)的輸出,用于觸發(fā)喚醒主機(jī),并啟動(dòng)設(shè)備和平臺(tái)之間的SDIO接口通信。這個(gè)信號(hào)是一個(gè)開式的漏極輸出,需要被平臺(tái)拉高到1.8V始終打開。
SDIO_RESET#此信號(hào)是從該平臺(tái)對(duì)設(shè)備的一個(gè)輸入,它用于重置SDIO接口。模塊輸入處的信號(hào)為1.8V。
由于SDIO_RESET#和SDIO_WAKE#不是標(biāo)準(zhǔn)SDIO規(guī)范的一部分,因此圖77和圖78中所示的計(jì)時(shí)圖顯示了它們預(yù)期的計(jì)時(shí)行為。表20列出了SDIO復(fù)位和上電定時(shí)參數(shù)。
SDIO_WAKE可以在任何給定時(shí)間斷言,它不受時(shí)間約束的約束。然而,從功能的角度來看,預(yù)計(jì)只有當(dāng)主機(jī)處于睡眠狀態(tài)且設(shè)備需要從主機(jī)上獲得的服務(wù)時(shí):
SDIO_Wake#才會(huì)被斷言(“0”)。
SDIO_Wake#將被斷言,并且在設(shè)備中提供斷言的源之前不會(huì)取消斷言。
3.1.8.UART接口
片上異步接口(UART、通用異步接收器和發(fā)射器)可用于與其他主機(jī)控制器或系統(tǒng)的通信。UART可以處理8位數(shù)據(jù)幀,并插入一個(gè)起始位和一個(gè)停止位(有/沒有奇偶校驗(yàn))。UART幀的格式如圖79所示。
3.1.8.1.UART喚醒
UART電源管理協(xié)議支持以下4線和5線接口:
RDX(輸入):接收數(shù)據(jù)
RTX(輸出):傳輸數(shù)據(jù)
RTS(輸入):發(fā)送請求(主機(jī)流控制)
CTS(輸出):清除發(fā)送(設(shè)備流控制)
主機(jī)喚醒(輸出):主機(jī)喚醒線是可選的,如果主機(jī)支持帶喚醒的協(xié)議
基于更改傳輸電源狀態(tài)之前的三個(gè)消息交換和設(shè)備和主機(jī)之間的握手。雙方都可以啟動(dòng)低功率模式或喚醒模式。支持以下信息:
睡眠請求
睡眠請求響應(yīng)
喚醒:如果主機(jī)不支持使用信息進(jìn)行帶內(nèi)喚醒,則設(shè)備應(yīng)使用帶外主機(jī)喚醒信號(hào)。
圖80到圖83描述了功率狀態(tài)的轉(zhuǎn)換。
3.1.9.PCM/I2S 接口
PCM接口支持以下功能:
(1)四線接口
時(shí)鐘信號(hào):
PCM_CLK/I2S SCK;輸出主,輸入從
兩幀信號(hào)PCM_SYNC/I2S WS:輸出主,輸入從PCM_CLK/I2S SCK:輸出主,輸入從
數(shù)據(jù)在PCM_IN/I2S SD_IN:輸入
數(shù)據(jù)輸出信號(hào)PCM_OUT/I2S SD_OUT:輸出
(2)單雙向PCM通道
(3)16-位和24位數(shù)據(jù)字
(4)各種PCM數(shù)據(jù)采樣率包括。支持8個(gè)kHz和16個(gè)kHz
PCM/I2S模式用于標(biāo)準(zhǔn)(窄頻)單聲道語音或?qū)拵温暤勒Z音。I2S也將用于從主機(jī)卸載立體聲音頻數(shù)據(jù)(A2DP卸載)。PCM接口由四個(gè)信號(hào)組成,如圖84所示。
時(shí)鐘信號(hào)PCMCLK是PCM接口中其他信號(hào)的定時(shí)基。在時(shí)鐘主模式下,藍(lán)牙設(shè)備使用分?jǐn)?shù)分法器從內(nèi)部系統(tǒng)時(shí)鐘生成PCMCLK。在時(shí)鐘從屬模式下,PCMCLK是對(duì)藍(lán)牙設(shè)備的輸入,并且必須由外部源提供。PCM接口支持一個(gè)雙向通道。數(shù)據(jù)在PCMOUT上傳輸,在PCMIN上接收;總是先使用最重要的位。支持16位線性音頻樣本和8位A律或μ律壓縮音頻樣本。
3.1.10.I2C接口
3.1.10.1警報(bào)#信號(hào)
旨在向平臺(tái)/系統(tǒng)表明I2C設(shè)備需要注意。此GPIO可用于建立從設(shè)備到主機(jī)的特定通信/信令。此信號(hào)為活動(dòng)低。
3.1.10.2.I2C數(shù)據(jù)信號(hào)
I2C數(shù)據(jù)信號(hào)被用來根據(jù)I2C協(xié)議將數(shù)據(jù)包從主機(jī)發(fā)送到設(shè)備。該線路支持的速度取決于平臺(tái)SMBus的速度和設(shè)備處理能力。
3.1.10.3.I2C時(shí)鐘信號(hào)
I2C時(shí)鐘信號(hào)提供從主機(jī)到設(shè)備的時(shí)鐘信號(hào),以能夠解碼I2C數(shù)據(jù)線上的數(shù)據(jù)。
3.1.11.NFC補(bǔ)充UIM接口
UIM電源輸入、電源輸出和UIM SWP信號(hào)是補(bǔ)充NFC信號(hào),可在UIM設(shè)備作為安全元件實(shí)現(xiàn)時(shí)使用。這些信號(hào)沒有在插腳中定義,但可以根據(jù)OEM供應(yīng)商之間的協(xié)議分配給一些預(yù)留插腳。
3.1.11.1.UIM電源輸入
在一個(gè)M.2卡上有WWAN設(shè)備和NFC解決方案在另一個(gè)M.2卡上的系統(tǒng)中,WWAN UIM電源應(yīng)路由到NFC設(shè)備所在的M.2卡的UIP電源引腳。該UIM功率信號(hào)基本上通過NFC設(shè)備傳遞,并通過下文段落中描述的UIP功率輸出信號(hào)輸出。
3.1.11.2.UIM電源輸出
有關(guān)UIM_PWR電源的電壓和電流容差要求的更多細(xì)節(jié),請參閱ISO/IEC 7816-3。請注意,UIM的接地要求可以通過使用任何GND引腳來提供。只有支持UIM卡的PCI Express M.2卡附加卡才能連接到此引腳。如果插件卡具有UIM支持能力,則它必須在ISO/IEC 7816-3中定義的每一類操作條件(例如,電壓)的適當(dāng)電壓下支持UIM_PWR電源。UIM_PWR映射到ISO/IEC 7816-2中定義的聯(lián)系號(hào)C1。UIM_PWR映射到ISO/IEC 7816-2中定義的聯(lián)系號(hào)C1。
3.1.11.3.UIM SWP
NFC包括一個(gè)使用ETSI TS102.613協(xié)議版本v7.8.0,v8.1.0,v9.1.0的SWP主服務(wù)器。SWP是一個(gè)全雙工,自動(dòng)時(shí)鐘接口。NFC(S1)使用V-Domain發(fā)送,UICC/ SE(S2)使用I-Domain發(fā)送,如第8章(物理傳輸層)中的ETSI TS102.613所述。
3.1.12.通信特定的信號(hào)
3.1.12.1暫停時(shí)鐘
暫停時(shí)鐘是一個(gè)運(yùn)行在32.768 kHz的慢速時(shí)鐘信號(hào)。它是一個(gè)來自RTC平臺(tái)的緩沖信號(hào)。暫停時(shí)鐘在平臺(tái)正常和暫停運(yùn)行模式下可用,在此期間,模塊可以根據(jù)需要利用該SUSCLK信號(hào)作為關(guān)鍵保持激活電路的時(shí)鐘源。SUSCLK在平臺(tái)硬關(guān)閉模式下不可用,此時(shí),到模塊的3.3 V電源也會(huì)關(guān)閉。SUSCLK的占空比可低至30%或高達(dá)70%。精度將高達(dá)200 ppm。
3.1.12.2.狀態(tài)指示器
提供兩個(gè)LED信號(hào),使無線通信插件卡通過系統(tǒng)提供的指示器向用戶提供狀態(tài)指示。LED1#和LED2#輸出信號(hào)激活低,用于驅(qū)動(dòng)系統(tǒng)安裝的LED指示燈。這些信號(hào)應(yīng)能夠在最大VOL為400 mV時(shí)至少下沉至地面9.0 mA。圖85顯示了這些led通常如何在使用3.3V的平臺(tái)/系統(tǒng)中連接的示例。
在一個(gè)典型的LED連接情況下,電流限制電阻值將在100 Ω范圍內(nèi),以啟用點(diǎn)亮LED所需的9 mA電流。其他平臺(tái)LED連接,包括其他備用電壓源。然而,應(yīng)謹(jǐn)慎防止在各種電源狀態(tài)下通過LED針背偏。表21給出了適用于無線無線電操作的兩種已定義的LED狀態(tài)中的每一種的簡單指示器協(xié)議。盡管指標(biāo)協(xié)議的實(shí)際定義是由OEM系統(tǒng)開發(fā)人員建立的,但這些解釋可能有助于建立跨許多平臺(tái)的最小通用實(shí)現(xiàn)。
允許使用由OEM系統(tǒng)開發(fā)人員所定義的更高級(jí)的指示器協(xié)議。高級(jí)功能可能包括使用閃爍或間歇性O(shè)N狀態(tài),可用于指示無線電操作,如掃描、關(guān)聯(lián)或數(shù)據(jù)傳輸活動(dòng)。此外,使用閃爍狀態(tài)可能有助于降低LED的功耗。
3.1.12.3.W_DISABLE#信號(hào)
W_DISABLE1#和W_DISABLE2#是為無線通信插件卡提供的無線禁用信號(hào)。這些信號(hào)允許用戶通過系統(tǒng)提供的開關(guān)禁用附加卡的無線電操作,以滿足公共安全法規(guī)或當(dāng)其他需要時(shí)。對(duì)于實(shí)現(xiàn)射頻功能的系統(tǒng)和所有附加板卡,都需要實(shí)現(xiàn)該信號(hào)。提供多個(gè)無線禁用信號(hào),以方便管理一個(gè)附加卡上的多個(gè)無線電。如果系統(tǒng)只實(shí)現(xiàn)了一個(gè)無線禁用信號(hào),則斷言單個(gè)信號(hào)應(yīng)用于集體禁用插件卡上的所有無線電。
無線禁用信號(hào)是活躍的低信號(hào),當(dāng)系統(tǒng)聲稱(驅(qū)動(dòng)低)時(shí),應(yīng)禁用無線電工作。當(dāng)實(shí)現(xiàn)時(shí),在每個(gè)無線禁用信號(hào)和+3.3 V之間需要一個(gè)上拉電阻,并且應(yīng)該在100 kΩ到200 kΩ的范圍內(nèi)。每個(gè)無線禁用信號(hào)的斷言和取消斷言與任何系統(tǒng)時(shí)鐘都是異步的。所有由機(jī)械開關(guān)產(chǎn)生的瞬態(tài)現(xiàn)象都需要被系統(tǒng)電路所抑制。當(dāng)宣布有無線禁用信號(hào)時(shí),與該信號(hào)相關(guān)的所有無線電都應(yīng)被禁用。當(dāng)無線禁用信號(hào)沒有被斷言時(shí),如果沒有通過軟件等其他方式禁用,相關(guān)的無線電可以傳輸。這些信號(hào)可以在多個(gè)M.2卡之間共享。
在正常操作中,網(wǎng)卡應(yīng)與無線網(wǎng)絡(luò)分離,并在確認(rèn)無線禁用信號(hào)后盡快停止任何進(jìn)一步的操作(發(fā)送/接收)。鑒于與無線網(wǎng)絡(luò)的優(yōu)雅分離未能及時(shí)完成,M.2卡應(yīng)中斷與網(wǎng)絡(luò)的任何通信,并確保其無線操作在最初斷言無線禁用信號(hào)后不遲于30秒內(nèi)停止。一旦禁用過程完成,特定于收音機(jī)的LED應(yīng)向用戶指示禁用狀態(tài)。
該板卡應(yīng)在無線禁用信號(hào)中斷后的非第二秒內(nèi)啟動(dòng)并向用戶指示恢復(fù)正常操作的過程。由于可能存在軟件禁用狀態(tài),因此在恢復(fù)正常操作之前,必須先確定軟件狀態(tài)和無線禁用信號(hào)斷言狀態(tài)的組合。表22將此要求定義為無線禁用信號(hào)和軟件控制設(shè)置的功能,這樣,除非硬件和軟件都被設(shè)置為啟用板卡的射頻功能,否則無線電的射頻操作仍然被禁用。系統(tǒng)需要在應(yīng)用電源時(shí),確保每個(gè)無線禁用信號(hào)處于確定性狀態(tài)(斷言或取消斷言);例如,存在+3.3 V。
3.1.12.4.共存信號(hào)
COEX1、COEX2和COEX3,以允許在M.2卡上的無線電(s)和其他卡外無線電(s)之間實(shí)現(xiàn)無線共存解決方案。這些其他無線電可以位于位于同一主機(jī)平臺(tái)上的另一個(gè)M.2卡上,或作為替代無線電實(shí)現(xiàn)(例如,使用PCI Express M.2 CEM或?qū)S械耐庑我蛩夭寮鉀Q方案)。這些引腳的功能定義是特定于OEM的,應(yīng)該在主機(jī)平臺(tái)OEM和板卡供應(yīng)商之間進(jìn)行協(xié)調(diào)。本規(guī)范中對(duì)這些信號(hào)的有序標(biāo)記是為了在實(shí)際的情況下跨主機(jī)平臺(tái)中的多個(gè)卡實(shí)例建立一致的實(shí)現(xiàn)。
3.1.13.保留插腳
預(yù)計(jì)保留插腳不會(huì)終止在插件卡或連接器的系統(tǒng)板側(cè)。這些引腳保留在本規(guī)范的未來修訂中進(jìn)行定義。這些引腳的非標(biāo)準(zhǔn)使用可能導(dǎo)致與未來修訂一致的解決方案不兼容。在這里添加供應(yīng)商特定的部分。
3.1.14.插座1連接器插腳定義
下表說明了模塊邊緣卡連接器的信號(hào)插腳。
表23列出了基于SDIO的解決方案的輸出。
表24列出了基于顯示端口的解決方案的輸出。
表25列出了使用公共主機(jī)接口的基本模塊解決方案的插輸出,并利用雙模塊密鑰,使其能夠插入兩種套接字1類型(密鑰)。在第3.1.15節(jié),基于插座1的焊接模塊引腳圖中,還有1216型、2226型和3026型LGA焊接模塊的模塊引腳圖定義。
3.1.15.基于插座1的焊接模塊引腳輸出
本節(jié)包含2226型、1216型和3026型LGA焊接模塊的模塊定位圖。
圖86顯示了基于2226 A-SD的模塊側(cè)輸出。
圖87顯示了基于1216 A-SD型的模塊側(cè)出
圖88顯示了3026 A-DP型基于A-SD的模塊輸出
3.2.WWAN/SSD/其他套接字2系統(tǒng)接口
信號(hào)套接字2系統(tǒng)接口信號(hào)列表見表26
3.2.1.電源和接地
PCI Express M.2插座2使用了一個(gè)類似于插座1的單一電源(3.3 V)。電壓源(+3.3 V)預(yù)計(jì)在系統(tǒng)的備用/暫停狀態(tài)期間可用,以支持通信卡上的喚醒事件處理。在插座2中,有5個(gè)3.3 V引腳,可以在需要時(shí)提供更高的連續(xù)電流。一些較高頻率的信號(hào)需要與周圍的信號(hào)進(jìn)行額外的隔離,使用交織接地(GND)引腳的概念,分離連接器內(nèi)的信號(hào)。這些引腳應(yīng)視為普通地腳,在卡設(shè)計(jì)中立即連接到地平面。
3.2.2.PCI快速接口
Socket 2中支持的PCI快速接口是一個(gè)雙Lane接口,專門用于WWAN、SSD或其他需要這類主機(jī)接口的設(shè)備。更多信息見本規(guī)范第3.1.3節(jié)“PCI快速接口”和3.1.4節(jié)“PCI快速輔助信號(hào)”。
3.2.3.USB接口
詳情請參見第3.1.5節(jié),USB接口。
3.2.4.HSIC接口
高速芯片間USB(HSIC)是一種低功耗的芯片互連,100%主機(jī)驅(qū)動(dòng)兼容傳統(tǒng)USB電纜連接拓?fù)洹SIC是一個(gè)2信號(hào)(頻閃器,數(shù)據(jù))串行接口,它只支持USB高速480 Mbps的數(shù)據(jù)速率。HSIC可以通過連接接口使用,考慮到HSIC標(biāo)準(zhǔn)確定的電氣限制:
數(shù)據(jù)/頻閃跡長度(TL)< 10 cm
數(shù)據(jù)/頻閃跡傳播歪斜(TS)< 15 ps
HSIC規(guī)范的當(dāng)前版本可在: http://www.usb.org/developers/docs/獲得
3.2.5.SSIC接口
超高速USB芯片間接口(SSIC)是一個(gè)芯片到芯片的互連接口,定義為對(duì)USB 3.0規(guī)范的補(bǔ)充。SSIC增強(qiáng)了USB 3.0,因?yàn)榛ミB的物理層是基于MIPI?聯(lián)盟的M-PHYSM,而不是傳統(tǒng)的超高速USB的外部電纜能力的PHY。該方法更好地優(yōu)化了適用于嵌入式芯片間接口的功率、成本和EMI魯棒性。所有高層方面(軟件、事務(wù)協(xié)議等)的SSIC遵循USB 3.0規(guī)范。SSIC-USB3.0規(guī)范的芯片間補(bǔ)充,截至2012年5月3日修訂1.0;可從http://www.usb.org/developers/docs/獲得,并位于USB 3.0規(guī)范下載包內(nèi)。
3.2.6.USB3.0接口
USB3.0規(guī)范定義了所有的電氣特性、枚舉、協(xié)議和管理特性,以支持USB3.0(超速)。超速差分傳輸線(SSTX+,SSTX-)需要實(shí)現(xiàn)一個(gè)USB 3.0超高速接口的傳輸路徑。這些引腳應(yīng)連接到系統(tǒng)中的發(fā)射器差速器對(duì)和模塊上的接收器差速器對(duì)。同樣,需要高速差分接收線(SSRX+,SSRX-)來實(shí)現(xiàn)USB 3.0高速接口的接收路徑。這些引腳應(yīng)連接到系統(tǒng)中的接收器差速器對(duì)和模塊上的發(fā)射器差速器對(duì)。當(dāng)前版本的USB 3.0高速規(guī)格可在http://www.usb.org/developers/docs/:。也請參考關(guān)于USB3.0的SSIC接口。
3.2.7.SATA接口
SATA是一個(gè)高速串行ATA數(shù)據(jù)鏈路接口(指定Phy、硬盤和固態(tài)傳輸和應(yīng)用層)。
3.2.8.用戶身份模塊(UIM)接口
UIM接口信號(hào)定義在系統(tǒng)連接器上,以提供可移動(dòng)UIM、用戶身份模塊(SIM)的擴(kuò)展和駐留在M.2附加卡上的無線廣域網(wǎng)(WWAN)無線設(shè)備之間的接口。UIM包含WWAN設(shè)備在無線廣域網(wǎng)無線電環(huán)境中操作所需的參數(shù)。支持離卡UIM接口的M.2插件卡的UIM信號(hào)。
3.2.8.1.UIM_PWR
關(guān)于UIM_PWR電源的電壓和電流容差要求的更多細(xì)節(jié),請參見ISO/IEC 7816-3。請注意,UIM的接地要求可以通過使用任何GND引腳來提供。只有支持UIM卡的M.2外插件卡才能連接到此引腳。如果插件卡具有UIM支持能力,那么它必須在ISO/IEC 7816-3中定義的每一類操作條件(例如電壓)的適當(dāng)電壓下支持UIM_PWR電源。UIM_PWR映射到ISO/IEC 7816-2中定義的聯(lián)系號(hào)C1。
3.2.8.2.UIM_RESET
UIM_RESET信號(hào)向UIM卡提供復(fù)位信號(hào)。有關(guān)UIM_RESET信號(hào)的功能和公差要求的更多細(xì)節(jié),請參考ISO/IEC 7816-3。只有支持UIM卡的M.2插件卡應(yīng)連接到此引腳。UIM_RESET映射到ISO/IEC 7816-2中定義的聯(lián)系號(hào)C2。
3.2.8.3.UIM_CLK
此信號(hào)向UIM卡提供時(shí)鐘信號(hào)。有關(guān)UIM_CLK信號(hào)的功能和公差要求的更多細(xì)節(jié),請參考ISO/IEC 7816-3。只有支持UIM卡的M.2外插件卡才能連接到此引腳。UIM_CLK映射到ISO/IEC 7816-2中定義的聯(lián)系號(hào)C3。
3.2.8.4.UIM_DATA
此信號(hào)用作串行數(shù)據(jù)的輸出(UIM接收模式)或輸入(UIM傳輸模式)。有關(guān)UIM_DATA信號(hào)的功能和公差要求的更多細(xì)節(jié),請參考ISO/IEC 7816-3。只有支持UIM卡的M.2外插件卡才能連接到此引腳。UIM_DATA映射到ISO/IEC 7816-2中定義的聯(lián)系號(hào)C7。通信特定的信號(hào)。
3.2.8.5.SIM_DET
此信號(hào)用于檢測SIM插座中SIM設(shè)備的插入和拆卸。使用普通短SIM卡接頭,PUSH-PUSH類型,當(dāng)沒有插入SIM卡時(shí),檢測開關(guān)通常對(duì)地短路。當(dāng)插入SIM卡時(shí),SIM_DETECT將從邏輯0狀態(tài)轉(zhuǎn)換到邏輯1狀態(tài)。上升邊表示插入SIM卡。當(dāng)SIM卡被拔出時(shí),SIM_DETECT將從邏輯1轉(zhuǎn)換為邏輯0。這個(gè)下降邊將表示拔出SIM卡。監(jiān)控該信號(hào)的M.2模塊將把上升/下降邊緣或?qū)嶋H邏輯狀態(tài)視為中斷,當(dāng)觸發(fā)時(shí),模塊將相應(yīng)地行動(dòng)。這將需要對(duì)連接在其1.8 V電源軌道上的模塊進(jìn)行弱上拉。在圖89中可以看到一個(gè)典型實(shí)現(xiàn)的示例。
3.2.9.通信特定的信號(hào)
3.2.9.1。暫停時(shí)鐘
見第3.1.12.1節(jié),暫停時(shí)鐘對(duì)SUSCLK信號(hào)的更詳細(xì)的描述。
3.2.9.2.狀態(tài)指示燈
有關(guān)LED1#信號(hào)的更詳細(xì)描述,請參見狀態(tài)指示燈第3.1.12.2節(jié)。
3.2.9.3.W_DISABLE#信號(hào)
見3.1.12.3節(jié)的描述,W_DISABLE#信號(hào)的W_Disable1#和W_Disable2#信號(hào)。
3.2.9.4.共存信號(hào)
請見第3.1.12.4節(jié),共存信號(hào),以獲得對(duì)COEX信號(hào)的更詳細(xì)的描述。
3.2.10.補(bǔ)充通信特定信號(hào)
3.2.10.1全卡電源關(guān)閉
全卡電源關(guān)閉信號(hào)是一個(gè)主動(dòng)低輸入,在斷言高(≥1.7V)時(shí),模塊打開,在斷言低(≤0.2V)或三狀態(tài)時(shí),強(qiáng)制模塊關(guān)閉。FULL_CARD_POWER_OFF#大頭針需要內(nèi)部拉低與一個(gè)弱下拉電阻的>20Kohms。模塊設(shè)計(jì)必須確保此引腳的操作與任何其他接口操作異步。輸入必須是3.3V容受的,但可以由1.8V或3.3V GPIO驅(qū)動(dòng)。模塊供應(yīng)商將定義此信號(hào)的主機(jī)端實(shí)現(xiàn),包括時(shí)序圖、操作順序等。這都是特定于實(shí)現(xiàn)的。
3.2.10.1.1.通電/斷電順序的示例
下面是一個(gè)全卡電源開/關(guān)序列的例子:
1.調(diào)制解調(diào)器電源打開:高水平將觸發(fā)調(diào)制解調(diào)器電源打開順序。
2.調(diào)制解調(diào)器斷電:調(diào)制解調(diào)器首先通過AT命令斷電,然后在主機(jī)和調(diào)制解調(diào)器之間進(jìn)行握手。 3.FULL_CARD_POWER_OFF#大頭針將轉(zhuǎn)到低水平或三種狀態(tài)來關(guān)閉調(diào)制解調(diào)器的PMU。
3.2.10.1.2.平板電腦電源開關(guān)順序的示例
以下示例序列僅供說明性目的,因?yàn)槟K供應(yīng)商可以提供替代的解決方案和要求。
1.電池始終連接到調(diào)制解調(diào)器上。
2.主機(jī)在FULL_CARD_POWER_OFF#銷
3.上觸發(fā)GPIO到高。調(diào)制解調(diào)器將打開。
4.主機(jī)發(fā)出AT命令以關(guān)閉調(diào)制解調(diào)器。
5.調(diào)制解調(diào)器和主機(jī)
6.之間的握手。主機(jī)在FULL_CARD_POWER_OFF#引腳上將GPIO設(shè)置為低(或三態(tài)),這將關(guān)閉調(diào)制解調(diào)器PMU適當(dāng)?shù)年P(guān)機(jī)握手過程。
7.PC主機(jī)發(fā)送到+CFUN=0到調(diào)制解調(diào)器
8.調(diào)制解調(diào)器響應(yīng)OK。
調(diào)制解調(diào)器將在發(fā)送OK之前完成必要的關(guān)機(jī)任務(wù):
a)從蜂窩網(wǎng)絡(luò)正確分離。
b) SW清理功能,保存必要的NVM參數(shù)等。
c)激活SIM/EBU關(guān)閉序列。
d)上述任務(wù)可能需要幾毫秒到幾秒,這取決于調(diào)制解調(diào)器的狀態(tài)。
9.調(diào)制解調(diào)器在完成基本任務(wù)后向AP發(fā)送OK。
10.如果AP收到錯(cuò)誤,它應(yīng)該對(duì)AT+CFUN=0重試。
11.調(diào)制解調(diào)器完成PMU斷電序列/寄存器訪問。以下過程需要不到1秒鐘:
a)禁用所有調(diào)節(jié)器(VPMU和VRTC LDOs除外)。
b)斷言復(fù)位信號(hào)。
c)釋放26 MHz的系統(tǒng)時(shí)鐘請求信號(hào)。
12.AP在固定延遲一秒后切斷電源或開關(guān)引腳低/三狀態(tài)。在極少數(shù)情況下,如果AP在發(fā)出+CFUN=0后的_*_秒內(nèi)沒有收到任何響應(yīng),AP將假設(shè)它是可以的??赡苡袝r(shí),USB可能被過度加載,當(dāng)它準(zhǔn)備發(fā)送OK時(shí),驅(qū)動(dòng)程序關(guān)閉將已經(jīng)啟動(dòng),OK可能無法到達(dá)AP。
*注:響應(yīng)時(shí)間將由主機(jī)決定。
3.2.10.1.3.極薄的筆記本電腦的電源開關(guān)順序的例子
非常薄的筆記本不使用FULL_CARD_POWER_OFF#信號(hào)。以下是非常薄的筆記本電腦的電源開關(guān)順序:
1.調(diào)制解調(diào)器電源打開時(shí),調(diào)制解調(diào)器為3.3V。
2.調(diào)制解調(diào)器打開,因?yàn)镕ULL_CARD_POWER_OFF#引腳被主機(jī)拉得很高(引腳6連接到1.8V或3.3V)。
3.主機(jī)發(fā)出AT命令以關(guān)閉調(diào)制解調(diào)器。
4.調(diào)制解調(diào)器和主機(jī)之間的握手。當(dāng)握手完成后,主機(jī)將切斷對(duì)調(diào)制解調(diào)器的供應(yīng)。
3.2.10.2.重置
異步重置引腳,激活值過低。當(dāng)此引腳激活時(shí),調(diào)制解調(diào)器將立即置于通電復(fù)位狀態(tài)。除非出現(xiàn)關(guān)鍵故障,并且與WWAN子系統(tǒng)恢復(fù)控制和/或通信的所有其他方法都失敗,否則應(yīng)注意不要激活此引腳。
注意:觸發(fā)重位#信號(hào)將導(dǎo)致調(diào)制解調(diào)器中所有數(shù)據(jù)丟失,刪除系統(tǒng)驅(qū)動(dòng)程序。它還將斷開調(diào)制解調(diào)器與網(wǎng)絡(luò)的連接,從而導(dǎo)致呼叫中斷。
3.2.10.3.通用輸入輸出引腳
GPIO0-12引腳具有可配置的分配。有四種可能的功能針形配置。這四種配置分別被稱為端口配置0-3。在每個(gè)端口配置中,每個(gè)GPIO都被定義為一個(gè)特定的功能銷。表27列出了GPIO引腳分配。
3.2.10.3.1.GNSS信號(hào)
GNSS_SCL
輸入時(shí)鐘的I2C接口,用于傳輸位置數(shù)據(jù)。外部設(shè)備為總線主機(jī)。當(dāng)主機(jī)CPU處于低功耗模式時(shí),用作位置數(shù)據(jù)的低功耗接口。
GNSS_SDA
針對(duì)I2C的雙向數(shù)據(jù)接口。用于從外部設(shè)備(如傳感器中心)傳輸位置數(shù)據(jù)。
GNSS_IRQ
中斷信號(hào)-雙向,從外部設(shè)備(如傳感器集線器)按需提供GNSS數(shù)據(jù)。目標(biāo)是在主機(jī)CPU處于低功耗模式時(shí),為位置數(shù)據(jù)提供一個(gè)低功耗接口。
SYSCLK
由模塊生成的一種時(shí)鐘,用于提供一種將模塊上的內(nèi)部WWAN子系統(tǒng)與外部GNSS設(shè)備同步的方法。與Tx_Blanking信號(hào)一起使用。操作的頻率(和時(shí)鐘類型)將取決于所使用的具體實(shí)現(xiàn)。這超出了本標(biāo)準(zhǔn)的范圍,必須被確定為BTO特性。
TX_BLANKING
該信號(hào)被激活高,當(dāng)WWAN子系統(tǒng)進(jìn)行活動(dòng)時(shí),該活動(dòng)將淹沒外部設(shè)備接收的GNSS信號(hào)。該信號(hào)與SY_CLK信號(hào)特定的操作一起使用,將取決于所使用的具體實(shí)現(xiàn)。這超出了本標(biāo)準(zhǔn)的范圍,必須被確定為BTO特性。
GNSS0.1
這些是為專有的GNSS功能而保留的引腳,它將在供應(yīng)商特定的基礎(chǔ)上成為BTO的一部分。
3.2.10.3.2.音頻信號(hào)
音頻0-3
這些針腳是保留為音頻使用。然而,具體的實(shí)現(xiàn)是由模塊供應(yīng)商及其客戶具體決定的BTO選項(xiàng)的一部分。支持此功能是可選的。
3.2.10.3.3.第二個(gè)UIM信號(hào)
UIM接口
支持雙SIM操作-該接口包括以下信號(hào);
SIM_DET2#、UIM_DAT2、UIM_CLK2、UIM_RST2、UIM_PWR2
支持雙SIM操作是可選的-但是這些引腳不能用于此配置矩陣中的替代功能。對(duì)于具體的引腳定義,請參見第3.2.7節(jié)
RFU-保留以供將來使用
這些引腳尚未作為本標(biāo)準(zhǔn)的一部分進(jìn)行分配,但將根據(jù)需要進(jìn)行分配。這些引腳不能用于此配置矩陣中的任何功能,此時(shí)應(yīng)避免并視為無連接。
3.2.10.3.4.IPC[0…8]信號(hào)
這些引腳可用于主機(jī)和板卡之間的處理器間通信。分配給引腳的信號(hào)為BTO/CTO。
3.2.10.3.5.DPR信號(hào)
可選的DPR(動(dòng)態(tài)功率降低)信號(hào)用于無線設(shè)備,以協(xié)助滿足射頻暴露的調(diào)節(jié)SAR(特定吸收率)要求。該信號(hào)由主機(jī)系統(tǒng)接近傳感器提供給該無線設(shè)備,以提供導(dǎo)致無線電發(fā)射輸出功率降低的輸入觸發(fā)器。
斷電的所需值將在不同的主機(jī)系統(tǒng)之間有所不同,并由主機(jī)平臺(tái)OEM和卡供應(yīng)商來決定,以及具體的實(shí)現(xiàn)細(xì)節(jié)。DPR的斷言和取消斷言對(duì)任何系統(tǒng)時(shí)鐘都是異步的。所有由接近傳感器產(chǎn)生的瞬態(tài)現(xiàn)象都需要被系統(tǒng)電路所阻擋。
3.2.10.3.6.WAKE_ON_WWAN信號(hào)
WAKE_ON_WWAN#信號(hào)用于喚醒主機(jī)。它是開放式的排水溝,應(yīng)在主機(jī)側(cè)向上拉出。當(dāng)WWAN需要喚醒主機(jī)時(shí),它將輸出一秒鐘的低脈沖,如圖90所示。
3.2.10.4.天線控制
天線支架(0-3),以便實(shí)現(xiàn)天線調(diào)諧解決方案。所需的天線控制線路數(shù)量將取決于應(yīng)用程序和天線/頻帶要求。天線控制引腳的功能定義是OEM特有的,應(yīng)在主機(jī)平臺(tái)OEM和卡供應(yīng)商之間進(jìn)行協(xié)調(diào)。本規(guī)范中對(duì)這些信號(hào)的有序標(biāo)記旨在幫助跨主機(jī)平臺(tái)中的多個(gè)板卡實(shí)例建立一致的實(shí)現(xiàn).
3.2.11.SSD特定的信號(hào)
3.2.11.1DEVSLP DEVSLP
(設(shè)備休眠)大頭針用于通知SSD應(yīng)進(jìn)入較低功率狀態(tài)。
3.2.11.2.DAS/DSS#
DAS(驅(qū)動(dòng)器活動(dòng)信號(hào))由SSD驅(qū)動(dòng),以指示正在進(jìn)行訪問。有關(guān)LED信號(hào)引腳的信息,請參見第3.1.12.2節(jié),狀態(tài)指示器。
3.2.11.3.為MFG時(shí)鐘和數(shù)據(jù)
有兩個(gè)模塊引腳專用作為SSD制造引腳。它們的目的取決于供應(yīng)商的實(shí)現(xiàn)。這些引腳必須在主板上沒有連接。在平臺(tái)/系統(tǒng)側(cè),這些引腳應(yīng)保持不連接。
3.2.12.配置引腳
套接字2包含四個(gè)配置引腳,可以幫助平臺(tái)識(shí)別插卡和識(shí)別卡類型,主機(jī)I/F,在WWAN的情況下,GPIO0-7接口引腳的端口配置。此配置接口的操作如下:
引腳CONFIG_0…3這些插腳在插入插座2時(shí),根據(jù)主機(jī)設(shè)備的所需配置接地或留在模塊上。所有配置引腳都應(yīng)由主機(jī)平臺(tái)讀取和解碼,以識(shí)別如表28中所示的指示模塊配置和支持的主機(jī)接口。
在平臺(tái)側(cè),每個(gè)CONFIG_0…3信號(hào)都需要安裝一個(gè)上拉電阻器。根據(jù)模塊上的配置引腳的狀態(tài),被綁定到GND或左不連接(NC),被感知到的引腳將創(chuàng)建一個(gè)需要解碼的4位邏輯狀態(tài)。
此配置方案將確保始終可以檢測到一個(gè)模塊和它的配置
3.2.12.1.插座2接頭輸入輸出定義
下表列出了模塊邊緣卡接頭的信號(hào)輸出輸出。
表29,基于SSIC的WWAN解決方案
表30,基于USB3.0的WWAN解決方案
表31,基于PCIe的WWAN解決方案
所有這三種WWAN解決方案都支持傳統(tǒng)的USB2.0-based WWAN解決方案或選擇性的HSIC
用于識(shí)別所需插出和端口配置的模塊上的套接字2配置位列表見表28。本節(jié)還包含以下表包含信號(hào)輸出:
表32,基于SATA的SSD解決方案
表33,PCIe多車道SSD解決方案
這兩個(gè)表利用雙模塊關(guān)鍵方案,使這些解決方案也插到插座3連接器如果可用的平臺(tái)。這些針形針釘中的CONFIG_1引腳相當(dāng)于套接字3中使用的PEDET信號(hào)。
3.3.SSD插槽3系統(tǒng)接口信號(hào)
表34包含了一個(gè)關(guān)于Socket 3系統(tǒng)接口信號(hào)的列表
3.3.1.電源和地
PCI Express M.2插座3使用了一個(gè)單一的3.3 v電源,類似于插座1和2。電壓源,+3.3V,預(yù)計(jì)在系統(tǒng)的備用/暫停狀態(tài)期間可用,以支持通信卡上的喚醒事件處理。在插座3中,有9個(gè)3.3 V引腳以實(shí)現(xiàn)高連續(xù)電流,如果需要,與2插座相同。更多的引腳將有助于進(jìn)一步減少連接器上的紅外線下降。一些較高頻率的信號(hào)需要與周圍的信號(hào)進(jìn)行額外的隔離,使用交織接地(GND)引腳的概念,分離連接器內(nèi)的信號(hào)。這些引腳應(yīng)視為普通地腳,在卡設(shè)計(jì)中立即連接到地平面。
3.3.2.PCIE接口
Socket 3支持的PCI Express接口是一個(gè)四車道PCI Express接口,專門用于需要這種主機(jī)接口的高級(jí)SSD設(shè)備。Socket 3還可以支持僅使用兩通道PCI Express的SSD設(shè)備,并且能夠通過雙模塊鍵插入Socket 2。關(guān)于PCIe信號(hào)的詳細(xì)描述,請見本規(guī)范中的第3.1.3節(jié)。
3.3.3.SATA接口
SATA是一個(gè)高速串行ATA數(shù)據(jù)鏈路接口(指定Phy、硬盤和固態(tài)傳輸和應(yīng)用層)。
3.3.4.SSD特定信號(hào)
3.3.4.1SUSCLK
關(guān)于SUSCLK(掛鐘)信號(hào)的詳細(xì)描述,請參見本規(guī)范中的第3.1.12.1節(jié)。
3.3.4.2.PEDET
接口檢測可由主機(jī)使用來確定M.2卡使用的通信協(xié)議;SATA信令(低)或PCIe信令(高)。
3.3.4.3.DEVSLP
DEVSLP(設(shè)備休眠)大頭針用于通知SSD應(yīng)進(jìn)入低功率狀態(tài)。
3.3.4.4.DAS/DSS#
DAS(驅(qū)動(dòng)器活動(dòng)信號(hào))由SSD驅(qū)動(dòng),以指示正在進(jìn)行訪問。有關(guān)LED信號(hào)引腳的信息,請參見第3.1.12.2節(jié)。
3.3.4.5.MFG時(shí)鐘和數(shù)據(jù)
有兩個(gè)模塊針,專用作為SSD制造針。它們的目的取決于供應(yīng)商的實(shí)現(xiàn)。這些引腳必須在主板上沒有連接。
3.3.4.6.插座3連接器信號(hào)輸出定義
表35和表36列出了模塊邊緣卡連接器的信號(hào)信號(hào)輸出。表35列出了基于SATA的解決方案。表36列出了基于PCIe多車道的解決方案。